數字信號處理

可變精度 DSP 架構及硬浮點運算符集成到第 10 代 FPGA 和 SOC 中

英特爾提供了獨一無二的硬浮點解決方案。革命性的硬核 DSP 模塊開創行業先河,率先在專用硬化電路中為 IEEE 754 單精度浮點功能提供本地支持。?這一技術突破支持在編譯時采用 IEEE 754 浮點、標準精度(18 位)或者高精度(27 位)模式來配置精度可調 DSP 模塊。?

在浮點模式下,每一個 DSP 模塊都提供了單精度乘法器和單精度加法器,幫助 DSP 設計人員獲得了以下關鍵優勢:

  • 縮短的開發時間:使用具有本地浮點運算符的 FPGA,不需要將您的浮點設計轉換到定點設計,這曾是難度很大而且非常耗時的任務。當您對設計進行迭代時,不用轉換到定點設計,這進一步體現了工作效率優勢。
  • 提高的浮點性能:過去的浮點實施性能受限,這是實施浮點運算符所需的額外邏輯和布線資源產生的定時瓶頸所致。而新的精度可調 DSP 模塊可為浮點提供本地支持,能夠以 DSP 模塊的頻率運行浮點運算,從而大幅度提高了性能。
  • 更高的資源效率:過去的浮點實施需要額外的邏輯和布線資源,因此,規模較大的復數浮點設計會在 DSP 模塊之前耗盡邏輯資源。具有硬核浮點功能的 DSP 模塊支持設計人員完全利用所有 DSP 模塊中的浮點運算符,同時降低了功耗,為其它特性和功能提供更多的邏輯資源。

精度可調 DSP

英特爾? Arria? 10 和英特爾? Stratix? 10 FPGA 和 SoC 中有三種 DSP 塊模式可用

  • 浮點模式 (硬核 IEEE 754 運算符)
  • 標準精度模式(18 位定點乘法器)
  • 高精度模式(27 位定點乘法器)

?

面向英特爾? FPGA 的 DSP Builder

面向英特爾? FPGA 的 DSP Builder 是一款數字信號處理 (DSP) 設計工具,支持直接在 MathWorks* Simulink* 環境中一鍵生成 DSP 算法的硬件描述語言 (HDL) 代碼。面向英特爾? FPGA 的 DSP Builder 添加了額外的英特爾庫及現有的 Simulink* 庫,以及英特爾? DSP Builder 高級模塊集和 DSP Builder 標準模塊集。通過訪問面向英特爾? FPGA 的 DSP Builder 頁面查看最新的工具功能和詳細特性。 

英特爾的知識產權 (IP) 產品組合包括 DSP IP 內核和向前錯誤檢測和更正 IP 內核的唯一組合,是對面向英特爾? FPGA 的 DSP Builder 高級模塊集設計示例的補充。在這里查找適合您的設計的 DSP IP。

設計


使用基于模型的視頻和 IP 解決方案加快創新速度。

文檔


包括有關設備、IP 內核、白皮書和參考設計的文檔。

更多資源

您的 FPGA 設計需要幫助嗎?

與英特爾協作完成您的下一個項目。

聯系我們

英特爾? FPGA 技術

了解可用的軟件、固件和工具可用,使所有開發人員能夠利用英特爾? FPGA 的強大功能。

查看所有技術

英特爾? FPGA 和可編程器件

了解可如何自定義這些功能強大的器件,以加快關鍵工作負載并使設計工程師能夠適應新興標準或不斷變化的要求。

查看所有器件