英特爾? eASIC? 設備作為一種結構化 ASIC,是介于 FPGA 和標準單元 ASIC 之間的技術,相比 FPGA,它的單位成本更低、功耗更低,而相比標準單元 ASIC,它的上市速度更快、一次性工程 (NRE) 費用更低。即將上市的設備 Diamond Mesa 添加了一個硬處理器系統和兼容英特爾? FPGA 的安全設備管理器,以擴展英特爾的邏輯產品組合。

英特爾? eASIC Diamond Mesa SoC 設備

英特爾計劃在這些即將推出的設備中集成一個多核硬處理器子系統。

英特爾? eASIC? N3XS 設備

  • 28 納米工藝
  • 多達 5200 萬個等效 ASIC 門
  • 高達 124 Mb 雙端口內存
  • 多達 32 個 28 Gbps 高速收發器
  • 多達 32 個 16.3 Gbps 高速收發器

英特爾? eASIC? N3X 和 N2X 設備

  • 28 納米和 45 納米工藝
  • 多達 500 萬個等效邏輯門
  • 高達 15.049 kb 的真正雙端口內存
  • 多達 18 個 12.5 Gbps 高速收發器

英特爾? easicopy? 設備

為從英特爾? eASIC? N2X、英特爾? eASIC? N3X、英特爾? eASIC? N3XS 或英特爾? eASIC Diamond Mesa SoC 設備遷移到單位成本較低、基于單元的 ASIC 提供了一條無縫的低風險路徑。

優勢

較低的功耗和單位成本

用英特爾已獲得專利的單通定制技術替代 SRAM 配置邏輯,并斷開未使用設備結構的電源,因此相比 FPGA,其單位成本和功耗顯著降低。

時間優勢

由于簡化了設計流程、定制了少量掩碼層,而且情況可行時無需更改基礎 FPGA 設計的 PCB,因此相比傳統 ASIC,其上市和周轉速度顯著提高。

高性能

該結構化 ASIC 結合采用邏輯、內存、DSP、高速內存接口和高速收發器(高達 28 Gbps),適用于高性能數據平面或控制平面應用。

廣泛的 IP 支持

支持英特爾和第三方聯盟合作伙伴的各種經過完全驗證的 eASIC 就緒型 IP 核。

簡化的設計流程

英特爾? eASIC? 設備 eTools 可提供結合使用內部開發的工具與行業標準的第三方工具進行設計轉換與驗證的框架。

市場適用性

英特爾? eASIC? 設備提供低功耗的自定義 1 2 3 4 5 6 解決方案,適用于 5G 無線、軍事、數據中心加速、計算、存儲、機器學習推理、物聯網、機器視覺和視頻應用等最終市場的各種數據密集型和 IO 密集型應用。

文檔

需要登錄才能訪問有關英特爾? eASIC? 設備的文檔。

瀏覽文檔

立即行動

對英特爾? eASIC? 設備感興趣?聯系我們,了解詳情。

立即聯系我們

產品和性能信息

1

性能測試中使用的軟件和工作負載可能僅僅為英特爾微處理器的性能做了優化。性能測試(如 SYSmark 和 MobileMark)是使用特定計算機系統、組件、軟件、操作和功能進行測量的。對這些因素的任何更改可能導致不同的結果。您應該查詢其他信息和性能測試以幫助您對正在考慮的采購作出全面的評估,包括該產品與其他產品結合使用時的性能。有關更多完整的信息,請訪問 www.sgtmom.com/benchmarks

2

性能結果基于截至配置中所示日期的測試,并且可能無法反映所有公開的可用安全更新。有關配置詳細信息,請參見備份。沒有任何產品或組件能夠做到絕對安全。

3

沒有任何產品或組件能夠做到絕對安全。

4

您的成本和結果可能會有所不同。

5

結果已被估計或模擬。

6

本文檔中提及未來計劃或期望的陳述均為前瞻性陳述。這些陳述基于當前的期望,并且涉及許多風險和不確定性,可能導致實際結果與此類陳述中明示或暗示的結果大不相同。有關可能導致實際結果出現重大差異的因素的更多信息,請訪問 www.intc.com,查閱我們最新的營收公告和證券交易委員會備案文件。

国产女人-国产V女人-女人自拍国产-国产女人ed2k-国产女人bt